# Taller de lógica Digital - Parte 2

# Organización del Computador 1 Primer Cuatrimestre 2023

# **Ejercicios**

# 1) Componente de 3 estados

a) Completar la siguiente tabla:

| А | Aen | В | Ben | С | Cen | Estimado  | Obtenido  |  |  |
|---|-----|---|-----|---|-----|-----------|-----------|--|--|
| 0 | 0   | 0 | 0   | 0 | 0 Z |           | Z         |  |  |
| 0 | 1   | 1 | 1   | 0 | 0   | Conflicto | Conflicto |  |  |
| 1 | 0   | 1 | 0   | 1 | 0   | Z         | Z         |  |  |
| 1 | 1   | 0 | 0   | 0 | 1   | Conflicto | Conflicto |  |  |
| 0 | 1   | 0 | 1   | 0 | 1   | 0         | 0         |  |  |
| 0 | 1   | 1 | 1   | 1 | 1   | Conflicto | Conflicto |  |  |
| 1 | 0   | 1 | 1   | 1 | 0   | 1         | 1         |  |  |

# b) Completar la siguiente tabla:

| Color        | Interpretación                                                 |  |  |  |  |  |
|--------------|----------------------------------------------------------------|--|--|--|--|--|
| Gris         | Circuito desconectado                                          |  |  |  |  |  |
| Verde Claro  | Entrada de control activa y el bit ingresante es 1             |  |  |  |  |  |
| Verde Oscuro | Entrada de control activa y el bit ingresante es 0             |  |  |  |  |  |
| Azul         | Todas las entradas de control desactivadas                     |  |  |  |  |  |
| Rojo         | Dos entradas de control activas con bits ingresantes distintos |  |  |  |  |  |

# c) Enunciar la regla:

Cuando las entradas de control estén activas, que los bits ingresantes sean del mismo valor.

# d) Explicar cuales son y porque:

Si como valor de entrada ingresa Z al buffer ya que este no afecta al comportamiento del programa en Logisim, por lo que en un mismo nodo tener Z y un bit 1/0 no produce ningún problema. Otro caso basura es cuando por un nodo está ingresando el mismo dato repetido, ejemplo, dos entradas de control están activadas y por las dos ingresa el bit con el valor 1, el programa va a funcionar pero es innecesario tener el valor repetido 2 veces a la salida.

# 2) Transferencia entre registros

- a) Detallar entradas y salidas:
- Force\_input: Bit que se desea almacenar.
- **clk**: Señal de reloj de registro\_salida\_restrictiva. En conjunto con la señal w, permite almacenar el dato. Cuando clk genera un flanco de subida (pasa de 0 a 1), y w está habilitada, el valor presente en Force\_input se almacena.
- en\_Force\_input (control): Señal de habilitación del Force\_input. Permite cortar la señal (generando una salida en alta impedancia) o habilitarla, permitiendo el paso del valor ingresado hacía el registro.
- w (control): En cada registro de salida restringida, esta señal, junto al clk, determina si se debe almacenar el dato. Además, puede influir en la generación del flanco de subida que habilita el almacenamiento.
- en\_out (control): Cada en\_out controla la salida o no por el Reg\_output del registro\_salida\_restringida.
- R0 a R1: Salida debug que muestra el bit almacenado en registro\_salida\_restringida.

# b) Secuencia de señales:

#### Activación:

- 1 Colocar el dato a almacenar (1) en Force\_input.
- 2 Habilitar en\_Force\_input para permitir el paso del valor hacia el registro.
- 3 Establecer w en 1 en R1 para almacenar.
- 4 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores activas, hace que el valor de Force\_input se almacene en R1.

# Desactivación:

- 1 Bakar clk a 0
- 2 Bajar w de R1 y en\_Force\_input a 0

#### c) Secuencia de señales:

#### Activación:

- 1 Colocar el dato a almacenar (Valor arbitrario) en Force\_input.
- 2 Habilitar en\_Force\_input a 1 para permitir el paso del valor hacia el registro.
- 3 Establecer w en 1 en RO para almacenar.
- 4 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores. activas, hace que el valor de Force\_input se almacene en RO.

# Desactivación:

- 1 Bakar **clk** a 0.
- 2 Bajar w de R0 y en\_Force\_input a 0.

### Activación:

- 1 Establecer **en\_out** de RO en 1.
- 2 Establecer w en 1 en R1 para almacenar.
- 3 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores. activas, hace que el valor arbitrario de **en\_out** de R0 se almacene en R1.

#### Desactivación:

- 1 Bakar clk a 0.
- 2 Bajar w de R1 y en\_out de R0 a 0.

#### Activación:

- 1 Establecer en out de R2 en 1.
- 2 Establecer w en 1 en RO para almacenar.
- 3 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores. activas, hace que el valor arbitrario de **en\_out** de R2 se almacene en R0.

#### Desactivación:

- 1 Bakar clk a 0.
- 2 Bajar w de RO y en\_out de R2 a 0.

#### Activación:

- 1 Establecer en\_out de R1 en 1.
- 2 Establecer w en 1 en R2 para almacenar.
- 3 Activar el clk (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores.
- 4 activas, hace que el valor arbitrario de en\_out de R1 se almacene en R2.

# Desactivación:

- 1 Bakar clk a 0.
- 2 Bajar w de R2 y en\_out de R1 a 0.

# 3) Máquina de 4 registros con suma y resta.

- a) Detallar entradas y salidas:
- ALU\_A\_Write (control): Permite o no la entrada de la variable A.
- ALU\_B\_Write (control): Permite o no la entrada de la variable B.
- OP (control): Indica qué operación va a hacer el ALU.
- ALU\_enableOut (control): Controla el output de ALU\_regs.
- RegO\_Write (control): Determina si se debe almacenar el dato en registro00.
- RegO\_enableOut (control): Controla la salida o no por el Reg4\_output de registro00.
- Reg1\_Write (control): Determina si se debe almacenar el dato en registro01.
- Reg1\_enableOut (control): Controla la salida o no por el Reg4\_output de registro01.
- Reg2\_Write (control): Determina si se debe almacenar el dato en registro02.
- Reg2\_enableOut (control): Controla la salida o no por el Reg4 output de registro02.
- Reg3\_Write (control): Determina si se debe almacenar el dato en registro03.
- Reg3\_enableOut (control): Controla la salida o no por el Reg4\_output de registro03.
- Force\_Input: El dato de entrada de 4 bits.
- en\_Force\_Input (control): Controla el paso del Force\_Input.
- **Z** : El flag que dice si es 0000.
- **N**: El flag que dice si es negativo.
- V : El flag que dice si hubo overflow.
- **C**: El flag que dice si hubo carry.
- A\_DEBUG: Muestra el valor almacenado en la ALU\_regs de A.
- **B\_DEBUG**: Muestra el valor almacenado en la ALU\_regs de B.
- **S\_DEBUG**: Muestra el resultado de la operación que está almacenado en ALU\_regs.
- **Reg4\_Debug**: Es el almacenamiento de cada registro.
- **clk**: Señal de reloj
- Reg4 output: Muestra el resultado de la operación realizada en la ALU regs

# b) Detallar el contenido de cada display

**Display (REG4\_DEBUG):** El dato almacenado en el registro correspondiente.

**Display (A\_DEBUG):** Muestra el dato almacenado de la variable A en la ALU\_regs.

**Display (B\_DEBUG):** Muestra el dato almacenado de la variable B en la ALU\_regs.

**Display (S\_DEBUG):** Muestra el resultado almacenado de la operación hecha en la ALU regs.

**Display (REG4\_OUTPUT / FORCE\_INPUT):** Muestra el Output de la operación realizada en la ALU o bien muestra el dato de 4 bits de FORCE\_INPUT

#### c) Secuencia de señales

#### Activación:

- 1 Colocar el dato 0100 (valor 4) en Force\_input.
- 2 Habilitar **en\_Force\_input** en 1 para permitir el paso del valor hacia los registros.
- 3 Establecer reg2\_write en 1 para permitir la escritura en reg2.
- 4 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores activas, hace que el valor de Force input se almacene en reg2.

#### Desactivación:

- 1 Bajar **clk** a 0.
- 2 Bajar a 0 las señales: en\_Force\_input, reg2\_write.

### Activación:

- 1 Colocar el dato 1101 (valor -3 en complemento a dos) en Force\_input.
- 2 Habilitar **en\_Force\_input** en 1 para permitir el paso del valor hacia los registros.
- 3 Establecer reg3\_write en 1 para permitir la escritura en reg3.
- 4 Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores activas, hace que el valor de Force\_input se almacene en reg3.

# Desactivación:

- 1 Bajar **clk** a 0.
- 2 Bajar a 0 las señales: en\_Force\_input, reg3\_write.

d) Completar la siguiente tabla:

| Complemento a 2  |             |                                       |          |      |                     |                  | Sin Signo           |                     |                    |       |                     |      |                     |   |   |   |   |
|------------------|-------------|---------------------------------------|----------|------|---------------------|------------------|---------------------|---------------------|--------------------|-------|---------------------|------|---------------------|---|---|---|---|
| Valor<br>inicial | Re          | s oper                                | ación (  | OR)  | Res operación (SUB) |                  |                     | Valor<br>inicial    | Res operación (OR) |       |                     |      | Res operación (SUB) |   |   |   |   |
|                  | 0100        |                                       |          | 0100 |                     |                  |                     | 0100                |                    |       |                     | 0100 |                     |   |   |   |   |
| (4.0)            | Flags       |                                       |          |      | Flags               |                  |                     | (4.0)               | Flags              |       |                     |      | Flags               |   |   |   |   |
| (4,0)            | N           | Z                                     | V        | С    | N                   | Z                | V                   | С                   | (4,0)              | N     | Z                   | V    | С                   | N | Z | V | С |
|                  | 0           | 0                                     | 0        | 0    | 0                   | 0                | 0                   | 0                   |                    | 0     | 0                   | 0    | 0                   | 0 | 0 | 0 | 0 |
| Valor<br>inicial | Res         | Res operación (SUB) Res operation (Al |          |      | AND)                | Valor<br>inicial | Res operación (SUB) |                     |                    |       | Res operation (AND) |      |                     |   |   |   |   |
|                  |             | 10                                    | 000      |      |                     | 01               | 111                 |                     |                    | X     |                     |      |                     | X |   |   |   |
| (7.4)            |             | Fla                                   | ags      |      |                     | Fla              | ags                 |                     | (7.4)              | Flags |                     |      | Flags               |   |   |   |   |
| (7,-1)           | N           | Z                                     | V        | С    | N                   | Z                | V                   | С                   | (7,-1)             | N     | Z                   | V    | С                   | N | Z | V | С |
|                  | 1           | 0                                     | 1        | 1    | 0                   | 0                | 0                   | 0                   |                    | Х     | Х                   | Χ    | Х                   | Х | Х | Χ | Х |
| Valor<br>inicial | Res         | opera                                 | ıción (A | ADD) | Res operación (SUB) |                  | Valor<br>inicial    | Res operación (ADD) |                    |       | Res operación (SUB) |      |                     |   |   |   |   |
|                  |             | 0110 1010                             |          |      |                     |                  |                     | X                   |                    |       |                     | X    |                     |   |   |   |   |
| (0.0)            | Flags Flags |                                       |          |      |                     | (0.0)            | Flags Flags         |                     |                    |       |                     |      |                     |   |   |   |   |
| (-8,-2)          | N           | Z                                     | V        | С    | N                   | Z                | V                   | С                   | (-8,-2)            | N     | Z                   | V    | С                   | N | Z | V | С |
|                  | 0           | 0                                     | 1        | 1    | 0                   | 1                | 0                   | 1                   |                    | Х     | Х                   | Х    | Х                   | Х | Х | Х | Х |
| Valor<br>inicial | Re          | s oper                                | ación (  | OR)  | Res operation (AND) |                  |                     | Valor<br>inicial    | Res operación (OR) |       |                     |      | Res operación(AND)  |   |   |   |   |
|                  | X           |                                       |          |      |                     |                  | X X                 |                     |                    |       |                     |      |                     |   |   |   |   |
| (8.0)            | Flags       |                                       |          |      | Flags               |                  |                     | (9 O)               | Flags              |       |                     |      | Flags               |   |   |   |   |
| (8,-9)           | N           | Z                                     | V        | С    | N                   | Z                | V                   | С                   | (8,-9)             | N     | Z                   | V    | С                   | N | Z | V | С |
|                  | Х           | Х                                     | Х        | Х    | Х                   | Χ                | Х                   | Х                   |                    | Х     | Χ                   | Χ    | Х                   | Х | X | Х | Х |

X = No se puede interpretar el número en la codificación indicada.

d)

# Activación:

Colocar el dato 0100 (valor 4) en Force\_input.

Habilitar en\_Force\_input en 1.

Establecer reg0\_write en 1 para permitir la escritura en reg0.

Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores activas, hace que el valor de Force\_input se almacene en reg0.

# Desactivación:

Bajar **clk** a 0.

Bajar a 0 las señales: en\_Force\_input, reg0\_write.

Nota: reg1 ya contiene por defecto el valor 0, no se realiza ninguna operación de carga para este registro.

#### Activación:

Establecer reg0\_enOut en 1 para permitir la salida del valor de reg0.

Establecer Alu\_A\_Write en 1 para cargar el valor en el registro A de la ALU.

Activar el clk (pasarlo de 0 a 1). Este flanco de subida, junto con las señales anteriores

activas, hace que el valor de reg0 se almacene en A.

#### Desactivación:

Bajar clk a 0.

Bajar a 0 las señales: reg0\_enOut, Alu\_A\_Write.

#### Activación:

Establecer **OP** = 11 para seleccionar la operación OR en la ALU.

Activar nuevamente el **clk** (pasarlo de 0 a 1) para ejecutar la operación OR entre A (4) y B (0).

#### Desactivación:

Bajar **clk** a 0 para que la operación se realice con éxito.

#### Activación:

Establecer Alu\_enOut en 1 para permitir la salida del resultado de la ALU.

Establecer reg2\_write en 1 para permitir la escritura en reg2.

Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida hace que el resultado (4) se almacene en reg2.

#### Desactivación:

Bajar clk a 0.

Bajar a 0 las señales: reg2\_write, Alu\_enOut.

#### Activación:

Cambiar **OP** = 01 para seleccionar la operación SUB en la ALU.

Activar nuevamente el **clk** (pasarlo de 0 a 1) para que se realice la operación SUB entré A (4) y B (0).

# Desactivación:

Bajar **clk** a 0 para que la operación se realice con éxito.

#### Activación:

Establecer **Alu enOut** en 1 para permitir la salida del resultado.

Establecer **reg3\_write** en 1 para permitir la escritura en reg3.

Activar el **clk** (pasarlo de 0 a 1). Este flanco de subida hace que el resultado (4) se almacene en reg3.

#### Desactivación:

Bajar clk a 0.

Bajar a 0 las señales: reg3\_write, Alu\_enOut.

# e) Explicar:

La señal de **clk** que ingresa en el **registro \_4 bytes salida ->** (Registro que está conectado al output del ALU) se niega así este tiene un flanco de activación opuesto a la secuencia de cargar y operar los datos A y B en la ALU. Permitiendo así que no se pasen datos erróneos al **registro\_4bytes\_salida** que almacena el resultado de la operación realizada en la ALU.

# Corrección

Integrantes:

Nombre y Apellido: Francisco Alfredo Asplindh LU: 1231/23 Nombre y Apellido: Manuel Moujan Vilas LU: 299/24 Nombre y Apellido: Agustin Alejandro Schniepp LU: 744/24

#### Para uso de los docentes:

| 1 | 2 | 3 |
|---|---|---|
|   |   |   |